IBM的第一篇論文是“Multiple-Vt
Solutions in Nanosheet Technology forHigh Performance and Low Power
Applications”。Nanosheet架構的一個主要挑戰是如何實現多個閾值電壓(Vt)。FinFET架構下的方法是使用各種功函數金屬的堆疊,但是在nanosheet架構中,納米片與納米片之間的間距必須盡可能小,以最小化電容并最大化性能。
水平堆疊納米片的另一挑戰是硅和鍺硅之間的超高選擇比蝕刻。在文章“A
Novel Dry Selective Etch of SiGe for the Enablement of High Performance
Logic Stacked Gate-All-Around NanoSheet Devices”中,IBM介紹了他們與Tokyo
Electron的合作成果。使用氣相各向同性蝕刻(作者注:我相信這設備是TEL的Certas
Wing),他們實現了SiGe(25%)與Si的150:1 蝕刻選擇比。
第三篇文章的題目是“
Full Bottom Dielectric Isolation to Enable Stacked Nanosheet Transistor
for Low Power and High Performance Applications
”。IBM公開了一種可以在nanosheet下方創建一層電介質層,從而降低寄生電容并提高性能的方法(如圖1,圖2)。該電介質是基于氮化硅的,但他們沒有透露其工藝方案。納米片堆疊是直接在硅基底上外延生長的,因此,不知硅基底是怎么被蝕刻掉并重新填充氮化硅的。